You signed in with another tab or window. Reload to refresh your session.You signed out in another tab or window. Reload to refresh your session.You switched accounts on another tab or window. Reload to refresh your session.Dismiss alert
{{ message }}
This repository has been archived by the owner on May 27, 2019. It is now read-only.
Bartosz Rodziewicz edited this page Jun 9, 2018
·
1 revision
Gra została napisana w języku VHDL na układ logiczny typu FPGA z rodziny Xilinx Spartan 3E FPGA Starter Kit Board, model XC3S500E.
Do gry wykorzystujemy input od gracza za pomocą potencjometru podłączonego do portu ADC płytki. Do obsługi ADC wykorzystujemy moduł ADC_Ctrl przygotowany przez dr inż. Jarosława Sugiera.
Wyjście z gry wykorzystuje oczywiście obraz puszczany przez port VGA na monitor. Obsługę VGA napisaliśmy od zera. Obraz wyjściowy jest w rozdzielczości 800x600px, 72Hz.